- °ÀDZ¸¼º
- (25°) Àüü : 17½Ã°£ 10ºÐ|Æò±Õ : 41ºÐ12ÃÊ
- ÀÌ¿ë±â°£ / °»ç
- 2°³¿ù / ¾ËÁö¿À R&D [IT]
- Áõºù°¡´É
- ¼ö·áÁõ, ¼ö°Áõ, ÇнÀÁøµµ
- ¼ö°·á
- 370,000¿ø

- 185,000¿ø
¼ö° Àü ÀÚÁÖ ¹¯´Â Áú¹®
±³Àç ¾øÀÌ? Ãʺ¸ÀÚµµ °¡´É ÇѰ¡¿ä?
±³Àç ¾øÀ̵µ µ¿¿µ»ó°ú ½Ç½À ÀڷḸÀ¸·Î ÇнÀÇÒ ¼ö ÀÖÀ¸¸ç, Ãʺ¸ÀÚµµ ÀÌÇØÇÏ°í µû¶ó¿Ã ¼ö ÀÖµµ·Ï ¼³°èµÈ °ÀÇÀÔ´Ï´Ù.
¾ËÁö¿ÀÀÇ °ÀÇÆ¯Â¡Àº ¹«¾ùÀΰ¡¿ä?
¾ËÁö¿À °ÀÇ´Â ´Ü¼ø ÃÔ¿µº»ÀÌ ¾Æ´Ï¶ó, Àü¹® ÆíÁýÀ¸·Î Çٽɸ¸ ´ã¾Æ ÇнÀ È¿À²À» ³ôÀÎ °ÀÇÀÔ´Ï´Ù.
ÇÁ·Î±×·¥Àº ¾î¶»°Ô ±¸Çϳª¿ä?
¾ËÁö¿À ´Â ¿ø°ÝÆò»ý±³À°¿ø À¸·Î, ÇÁ·Î±×·¥¿¡ ´ëÇÑ Á¤º¸´Â ¾Ë¼ö ¾ø½À´Ï´Ù.
¼ö°»ý ¿©·¯ºÐ²² °¨»çµå¸®¸ç, ³³ºÎÇϽмö°·á ÀϺδ ¸Å¿ù »çȸ ȯ¿ø Ȱµ¿¿¡ »ç¿ëµË´Ï´Ù. ƯÈ÷ ¼Ò¿ÜµÈ ÀÌ¿ôµé¿¡°Ô ¶ó¸éÀ» ±âºÎÇϸç ÀÛÀº ³ª´®À» À̾°í ÀÖ½À´Ï´Ù. ÀÚ¼¼ÇÑ ³»¿ëÀº ¾Æ·¡ ¸µÅ©¿¡¼ È®ÀÎÇÏ½Ç ¼ö ÀÖ½À´Ï´Ù. ¾ËÁö¿À »çȸȯ¿ø Ȱµ¿
-
01.59ºÐ
¾ÆÁÖ ½±°í È®½ÇÇÑ ¼³Ä¡¿Í 2°³ÀÇ °ÔÀÌÆ® ½Ç½À
À©µµ¿ì¿¡¼ Vivado µ¹¸®±â, ¾Ë°í¸®Áò ¼±¾ð, °¢°¢ÀÇ ¹®¹ý¼³¸í°ú Ãʺ¸µµ ½±°Ô ÇÒ ¼ö ÀÖ´Â ½Ã¹Ä·¹À̼ǰú µµ½Ä
¹«·á»ç¿ë ¶óÀ̼¾½º ¹× ¼³Ä¡°úÁ¤/°¡»óÈ ÇÁ·ÎÁ§Æ® ¸ðµâ/and gate ÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù ¹× È®ÀÎ/or gate ÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù ¹× È®ÀÎ/xor gate ÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù ¹× È®ÀÎ/RTLÇÕ¼ºÈÄ µµ½Ä ½Ã¹Ä·¹À̼Ç
-
02.24ºÐ
Ãʺ¸¶óµµ ½Ç¹« »ç¿ë¹æ¹ýÀ» ½±°Ô ÇнÀÇÕ´Ï´Ù.
°ÔÀÌÆ® Áßø°ú ¸ðµâÁ¦°Å ÀνºÅϽº¸ðµâ
modules ÄÚµù/modules ½Ã¹Ä·¹ÀÌ¼Ç °ü·Ã/threein gate ÄÚµù/threein gate ½Ã¹Ä·¹ÀÌ¼Ç °ü·Ã
-
03.58ºÐ
¼³°èÀÇ ½ÇÁ¦ º¯¼ö¿Í °ÔÀÌÆ®µéÀÇ ½Ã°£º° ¸ð´ÏÅ͸µ ÇÔ²² ½Ã¹Ä·¹À̼Ç
ÃÖÀûÈµÈ °ÔÀÌÆ®¼³°è ±âº»ºÎÅÍ ½Ç¹«ÀûÀÎ ºÎºÐ±îÁö ¸ðµÎ µû¶óÇϱâ
gate level ÀÚµ¿ÃÖÀûÈ µµ½Ä/½Ã¹Ä·¹À̼Ç/±³¶õº¯¼ö ¹× ¹éÅÍ ½ºÄ®¶ó/»ó¼ö ¹× Á¤¼ö parameter Á¶°Ç¹®/ÄܼÖÈ®ÀÎ¿ë ¸ð´ÏÅÍÁ¤ÀÇ ¹× ¼³¸í
-
04.50ºÐ
Latch ¿Í D-FlipFlop ½±°Ô ¼³°èÇϰí #5 ¹«Çѹݺ¹
Sensitivity Blocking°ú Non-Blocking µ¿ÀÛ º¯ÈÀÇ Â÷À̸¦ È®ÀÎÇÏ¸é¼ ½Ç½À
Latch rs ¼³°è ¹× ±¸Çö/Latch d ¾Ë°í¸®Áò/Non-BlockingÀÇ Á¾·ùº°½Ç½À/D-FlipFlopÀÇ ½Ç½À
-
05.56ºÐ
D flip-flop°ú shifter, Ä«¿îÅÍ ÀÌ¿ëÇÑ Serial to Parallel ȸ·Î ¼³°è
D flip-flop ¹è¿À» °£´ÜÇÏ°Ô ¼³°èÇÏ´Â ¹æ¹ý, Ä«¿îÅÍ È¸·Î ¼³°è¿Í ÄÚµù, Çø³Ç÷Ӱú Ä«¿îÅÍ È¸·Î¸¦ ÀÌ¿ëÇÑ Serial to Parallel ȸ·Î, ½ºÄ®¶ó ¿Í ¹éÅÍ ÀÌÇØ
D flip-flop ¸ðµâ genvar generate/dff ¹Ý¿µÇϰí 8°³ÀÇ µµ½Äº¸±â/½Ã¹Ä·¹À̼Ç/Ä«¿îÅÍ ¸ðµâ parameter ½Ã¹Ä·¹À̼Ç/Ser to Par¿¡ dff¿¬µ¿
-
06.39ºÐ
Parallel to Serial ȸ·Î ¹× parity bit ¼³°è
Parallel to Serial ȸ·Î ¼³°è, parity bit »ý¼º±â ¼³°è, Åë½Å ¿À·ù°ËÃâ
Parallel to Serial/parity ÀԷ°ü·Ã °ËÃâ/parity Ãâ·Â°ú ÀÓÀÇ ¿À·ù¹ß»ý
-
07.48ºÐ
ºñ¹Ùµµ¿¡¼ÀÇ µµ½ÄÀ» ÀÌ¿ëÇÑ È¸·Î ¼³°è RTL
ºñ¹Ùµµ ÆíÁý¿¡¼ÀÇ µµ½Ä ȸ·Î¸¦ ¼³°èÇÏ´Â ¹æ¹ýÀ» ȸ·Î¸¦ ÅëÇØ ÁøÇà
4°³ÀÇ ¸ðµâÀ» 1ÆÄÀÏ·Î/ºñ¹ÙµµÀÇ µµ½ÄȰ¿ë °¡»ê±â1 ÀÛ¾÷/ºñ¹ÙµµÀÇ µµ½ÄȰ¿ë °¡»ê±â2 ÀÛ¾÷/ºñ¹ÙµµÀÇ µµ½ÄȰ¿ë °¡»ê±â ÅëÇÕ ¹× ȸ·ÎÈ®ÀÎ
-
08.25ºÐ
Mux/Demux ȸ·Î ¼³°è
Mux/Demux ȸ·Î¸¦ ¼³°èÇÏ°í ½Ã¹Ä·¹À̼ÇÀ» ÅëÇØ µ¿ÀÛÀ» °ËÁõ
Mux µðÀÚÀÎÄÚµù/Mux½Ã¹Ä·¹À̼ǰú µµ½Ä/Demux µðÀÚÀÎÄÚµù/Demux ½Ã¹Ä·¹À̼Ç
-
09.38ºÐ
Case¹® ÀÎÄÚ´õ ¹× µðÄÚ´õ ¼³°è
demux¸¦ case¹®À¸·Î ¼³°èÇÏ¸é¼ ±ò²ûÇØÁö´Â ÄÚµù ½Ç½À, ÀÎÄÚ´õ¿Í µðÄÚ´õ ȸ·Î¼³°è, µðÄÚ´õ¸¦ »ïÇ× ¿¬»ê ½Ç½ÀÇÏ°í ½Ã¹Ä·¹À̼Ç
demux¿Í case ÄÚµù°ú µµ½Ä/demux¿Í case ½Ã¹Ä·¹À̼Ç/encoder 8x3 Æ÷Æ®º° ÄÚµù µµ½Ä/encoder 8x3 ½Ã¹Ä·¹À̼Ç/decoder 3x8 Á¾·ùº° ÄÚµù/µµ½Ä°ú ½Ã¹Ä·¹À̼Ç
-
10.41ºÐ
Barrel Shifter ȸ·Î ¼³°è
casez, casexÀÇ Â÷ÀÌ µ¥ÀÌÅÍ ÇÕ¼º, barrel shifter ¼³°è
case exÀÇ ½ÉÃþ¼³¸í ½Ã¹Ä·¹À̼Ç/case ex ½Ã¹Ä·¹À̼Ç2/barrel shifter 1À¯Çü/barrel shifter 2À¯Çü/barrel shifter Ãß°¡ÄÚµù ¹× ½Ã¹Ä·¹À̼Ç
-
11.39ºÐ
Frequency Divider ȸ·Î ¼³°è
Á֯ļö ºÐÁֱ⠴پçÇÑ ÆÄÇüÀÇ Áֱ⸦ ¿©·¯ ÄÚµù ±â¹ý, ¸¹Àº ¾çÀÇ Ãâ·ÂÀ» °®´Â ºÐÁֱ⠼³°èÇÏ´Â ¹æ¹ý °¢ ºÐÁÖµÈ Á֯ļö °á°ú È®ÀÎ
clk div12 ÄÚµù ¹× µµ½Ä ½Ã¹Ä·¹À̼Ç/clk div13 ÄÚµù ¹× µµ½Ä ½Ã¹Ä·¹À̼Ç/clk divs 1Â÷ÄÚµù/clk divs 12~13°´Ã¼¿¬°á µµ½Ä/clk divs 16ºñÆ®½Ç½À
-
12.51ºÐ
Mealy ¹× Moore ¸Ó½Å ȸ·Î¼³°è
¹Ð¸® ·çÇÁ¿Í ¹«¾î ·çÇÁ¸¦ ¼³°èÇÏ°í °¢°¢ÀÇ µ¿ÀÛ¿¡ ´ëÇØ ½Ã¹Ä·¹ÀÌ¼Ç °ËÁõ
mealyÀÇ ÄÚµù/µµ½Ä°ú ½Ã¹Ä·¹À̼Ç/mooreÀÇ ÄÚµù/µµ½Ä°ú ½Ã¹Ä·¹À̼Ç
-
13.53ºÐ
Signal Generator ȸ·Î ¼³°è
FSMÀ» ÀÌ¿ëÇÑ ÀÓÀÇ·Î Serial ½ÅÈ£¸¦ ¹ß»ý½ÃŰ´Â ·ÎÁ÷ ¼³°è ´Ü°èº° ½Ã¹Ä·¹ÀÌ¼Ç °ËÁõ, ÁÖÀÇÇÒ Á¡°ú ¹®Á¦¸¦ ã¾Æ ÇØ°á
Signal Generator ±âº»ÄÚµù/¿©·¯ parameter/always/½Ã¹Ä·¹À̼Ç/ÄÚµù Ãß°¡/ÃÖÁ¾ ¸¶¹«¸®ÄÚµù/ÃÖÁ¾½Ã¹Ä·¹À̼Ç
-
14.39ºÐ
RAM ȸ·Î ¼³°è
enable port ÀԷ°ª¿¡ µû¶ó read ¶Ç´Â write mode·Î µ¿ÀÛÇÏ´Â RAMȸ·Î ¼³°è
RAM ¼³°è input output integer/always ȸ·Îº¸±â/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù¹× È®ÀÎ/RAM FSMÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù¹× È®ÀÎ
-
15.37ºÐ
ROM ȸ·Î ¼³°è
Read¸¸ °¡´ÉÇÑ ÀϹÝÀûÀÎ ROM ȸ·Î ¼³°è, »ç¿ëÀÚ°¡ Á÷Á¢ µ¥ÀÌÅ͸¦ ÃÖÃÊ 1ȸ¸¸ ÀúÀåÇÏ¿© »ç¿ëÇÏ´Â ROMÀ» inout port¿Í FSMÀ» ÀÌ¿ëÇØ ¼³°è
input output integer initial/Å×½ºÆ® º¥Ä¡ ½Ã¹Ä·¹À̼Ç/inout test assign/Å×½ºÆ® º¥Ä¡ ½Ã¹Ä·¹À̼Ç/ROM FSM/Å×½ºÆ® º¥Ä¡ ½Ã¹Ä·¹À̼Ç
-
16.28ºÐ
task¿Í function »ç¿ë
task¿Í function Á¤ÀÇ È°¿ëÇÏ´Â ¹æ¹ý, µ¡¼À/»¬¼À ÄÚµå ¼³°è Ư¡À» ¼³¸íÇϰí ÁÖÀÇÇÒ Á¡
simple cal task/ÇÔ¼ö always ÁöÁ¤°ú µµ½Ä/½Ã¹Ä·¹À̼ǰú ÄÚµù
-
17.38ºÐ
µðÁöÅÐ µµ¾î¶ô ¼³°è (1/4)
µµ¾î¶ôÀÇ µ¿ÀÛÀ» Verilog·Î Ç¥ÇöÇÏ´Â ¹æ¹ýÀ» °¡Àå ±âº»ÀûÀÎ ±¸Á¶ºÎÅÍ
first lv ¼³°è clk º¯¼ö always/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù ¹× È®ÀÎ/middle lv ¼³°è always/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù ¹× È®ÀÎ
-
18.54ºÐ
µðÁöÅÐ µµ¾î¶ô ¼³°è (2/4)
clock¿Í resetȸ·Î ¼³°è
clk dic scÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù¹× Á¡°Ë/reset holder ÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù¹× Á¡°Ë/Digital Doorlock ÀÇ ±â´É
-
19.39ºÐ
µðÁöÅÐ µµ¾î¶ô ¼³°è (3/4)
µðÁöÅÐ µµ¾î¶ôÀÇ ºí·ÏÀ» ¼³°èÇÏ°í ½Ã¹Ä·¹À̼ÇÀ» ÅëÇØ µ¿ÀÛ °ËÁõ
door state ¼³°è/½Ã¹Ä·¹À̼Ç/comparator ¼³°è/½Ã¹Ä·¹À̼Ç/pw memory ¼³°è/½Ã¹Ä·¹À̼Ç
-
20.45ºÐ
µðÁöÅÐ µµ¾î¶ô ¼³°è (4/4)
pw input open_timer ºñ¹Ð¹øÈ£ ¼³Á¤, ¹®¿¸², ÆÐ½º¿öµå ¿À·ù, ºñ¹Ð¹øÈ£ ÀûÀý¼º, ¾Ë¶÷°æº¸ ±â´É
open timer ÄÚµù/½Ã¹Ä·¹ÀÌ¼Ç ÄÚµù/pw input ÄÚµù/µµ½Ä¼³°èÀÇ °úÁ¦¿Í ¹æ¹ý¾È³»
- º£¸±·Î±× ½ºÆä¼È (¿ä¾àÁ¤¸®) Ư°
-
21.34ºÐ
1~4° º£¸±·Î±× ¿ä¾àÁ¤¸® Ư°
1°ºÎÅÍ 4°±îÁöÀÇ ³»¿ëÀ» ¿ä¾àÇÏ¿© Á¤¸®ÇÕ´Ï´Ù.
1° ¿ä¾à/2° ¿ä¾à/3° ¿ä¾à/4° ¿ä¾à
-
22.32ºÐ
5~8° º£¸±·Î±× ¿ä¾àÁ¤¸® Ư°
5°ºÎÅÍ 8°±îÁöÀÇ ³»¿ëÀ» ¿ä¾àÇÏ¿© Á¤¸®ÇÕ´Ï´Ù.
5° ¿ä¾à/6° ¿ä¾à/7° ¿ä¾à/8° ¿ä¾à
-
23.43ºÐ
9~12° º£¸±·Î±× ¿ä¾àÁ¤¸® Ư°
9°ºÎÅÍ 12°±îÁöÀÇ ³»¿ëÀ» ¿ä¾àÇÏ¿© Á¤¸®ÇÕ´Ï´Ù.
9° ¿ä¾à/10° ¿ä¾à/11° ¿ä¾à/12° ¿ä¾à
-
24.29ºÐ
13~16° º£¸±·Î±× ¿ä¾àÁ¤¸® Ư°
13°ºÎÅÍ 16°±îÁöÀÇ ³»¿ëÀ» ¿ä¾àÇÏ¿© Á¤¸®ÇÕ´Ï´Ù.
13° ¿ä¾à/14° ¿ä¾à/15° ¿ä¾à/16° ¿ä¾à
-
25.31ºÐ
17~20° º£¸±·Î±× ¿ä¾àÁ¤¸® Ư°
17°ºÎÅÍ 20°±îÁöÀÇ ³»¿ëÀ» ¿ä¾àÇÏ¿© Á¤¸®ÇÕ´Ï´Ù.
17° ¿ä¾à/18° ¿ä¾à/19° ¿ä¾à/20° ¿ä¾à